74LS90引脚图中文资料_电气自动化网
首页 资讯 应用 高压 设计 行业 低压 电路图 关于

电力电子

旗下栏目: 电力电子 通信网络 RFID LED/LCD

74LS90引脚图中文资料

电力电子 | 发布时间:2018-08-09 | 人气: | #评论# | 本文关键字:74LS90,引脚图,集成电路,芯片,IC,计数器,引脚定义
摘要:74LS90功能:十进制计数器(÷2 和÷5): 原理说明:本电路是由4 个主从触发器和用作除2 计数器及计数周期长度为除5 的3 位2 进制计数器所用的附加选通所组成。有选通的零复位和置9 输入。

74LS90功能:十进制计数器(÷2 和÷5):原理说明:本电路是由4 个主从触发器和用作除2 计数器及计数周期长度为除5 的3 位2 进制计数器所用的附加选通所组成。有选通的零复位和置9 输入。为了利用本计数器的最大计数长度(十进制),可将B 输入同QA 输出连接,输入计数脉冲可加到输入A 上,此时输出就如相应的功能表上所要求的那样。

LS90 可以获得对称的十分频计数,办法是将QD 输出接到A 输入端,并把输入计数脉冲加到B 输入端,在QA 输出端处产生对称的十分频方波。

真值表:

Reset Inputs复位输入输出
R0(1)R0(2)R9(1)R9(2)QDQCQBQA
HHLXLLLL
HHXLLLLL
XXHHHLH
XLXL

COUNT

COUNT

COUNT

COUNT

LXLX
LXXL
XLLX

H=高电平 L=低电平 ×=不定

BCD 计数顺序(注1)

Count

输出

QDQCQBQA
0LLLL
1LLLH
2LLHL
3LLHH
4LHLL
5LHLH
6LHHL
7LHHH
8HLLL
9HLLH

5-2 进制计数顺序(注2)

Count

输出

QAQDQCQB
0LLLL
1LLLH
2LLHL
3LLHH
4LHLL
5HLLL
6HLLH
7HLHL
8HLHH
9HHLL

注1:对于BCD(十进)计数,输出QA 连到输入B 计数
注2:对于5-2 进制计数,输出QD 连到输入A 计数
 
74LS90引脚图

                   图1 74LS90引脚图

74LS90逻辑图

                                  图2 74LS90逻辑图

建议操作条件:

 符号参数最小典型最大UNIT 单位
VCCSupply Voltage 电源电压4.7555.25V
VIHHigh Level Input Voltage输入高电平电压2--V
VILLOW Level Input Voltage 输入低电平电压--0.8V
IOHHIGH Level Output Current高电平输出电流---0.4mA
IOLLOW Level Output Current低电平输出电流--8mA
fCLKClock Frequency (Note 5)时钟频率A to QA0-32MHz
B to QB0-16
fCLKClock Frequency (Note 6)时钟频率A to QA0-20MHz
B to QB0-10
tWPulse Width (Note 5)脉冲宽度A15--ns
B30--
Reset15--
tWPulse Width (Note 6)脉冲宽度A25--ns
B50--
Reset25--
tRELReset Release Time (Note 5)重置发布时间25--ns
tRELReset Release Time (Note 6)重置发布时间35--ns
TAFree Air Operating Temperature工作温度0-70
Note 5: CL = 15 pF, RL = 2 kW, TA = 25℃ and VCC = 5V
Note 6: CL = 50 pF, RL = 2 kW, TA = 25℃ and VCC = 5V
电气特性
Symbol 符号Parameter 参数Conditions 条件最小典型最大UNIT 单位
VIInput Clamp Voltage输入钳位电压VCC = 最小, II = -18mA---1.5V
VOHHIGH Level Output Voltage输出高电平电压VCC=最小,IOH=最大 VIL=最大,VIH=最小2.73.4-V
VOLLOW LevelOutput Voltage输出低电平电压VCC = 最小, IOL = 最大 VIL = 最大, VIH = 最小(Note 8)-0.350.5V
IOL= 4mA, VCC =最小-0.250.4
IIInput Current @ MAX Input Voltage输入电流@最大输入电压VCC = 最大, VI =7VReset--0.1mA
VCC = 最大 VI =5.5VA--0.2
B--0.4
IIHHIGH Level Input Current输入高电平电流VCC = 最大, VI =2.7VReset--20μA
A--40
B--80
IILLOW LevelInput Current输入低电平电流VCC = 最大, VI =0.4VReset---0.4mA
A---2.4
B---3.2
IOSShort Circuit Output Current短路输出电流VCC = 最大 (Note 9)-20--100mA
ICCSupply Current电源电流VCC = 最大 (Note 7)-915mA

交流电气特性:

Symbol 符号Parameter 参数To (Output)RL=2KUNIT 单位
CL =15pFCL =50pF
最小最大最小最大
fMaxMaximum Clock Frequency最大时钟频率A to QA32-20-MHz
B to QB16-10-
tPLHPropagation Delay Time LOW-to-HIGH Level Output低到高电平输出传递延迟时间A to QA-16-20ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间A to QA-18-24ns
tPLHPropagation Delay Time LOW-to-HIGH Level Output低到高电平输出传递延迟时间A to QD-48-52ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间A to QD-50-60ns
tPLHPropagation Delay Time LOW-to-HIGH Level Output低到高电平输出传递延迟时间B to QB-16-23ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间B to QB-21-30ns
tPLHPropagation Delay Time LOW-to-HIGH Level Output低到高电平输出传递延迟时间B to QC-32-37ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间B to QC-35-44ns
tPLHPropagation Delay Time LOW-to-HIGH Level Output低到高电平输出传递延迟时间B to QD-32-36ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间B to QD-35-44ns
tPLHPropagation Delay Time LOW-to-HIGH Level Output低到高电平输出传递延迟时间SET-9 to QA, QD-30-35ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间SET-9 to QB, QC-40-48ns
tPHLPropagation Delay Time HIGH-to-LOW Level Output高到低电平输出传递延迟时间SET-0 to Any Q-40-52ns

74LS90应用电路:

74LS90脉冲发生器电路图

              图3   74LS90脉冲发生器电路图

简单的计数器电路(接受任何TTL兼容逻辑信号)

                    图4  简单的计数器电路(接受任何TTL兼容逻辑信号)

74ls90中文资料参数


责任编辑:74LS90引脚图
首页 | 电气资讯 | 应用技术 | 高压电器 | 电气设计 | 行业应用 | 低压电器 | 电路图 | 关于我们 | 版权声明

Copyright 2017-2018 电气自动化网 版权所有 辽ICP备17010593号-1

电脑版 | 移动版 原创声明:本站大部分内容为原创,转载请注明电气自动化网转载;部分内容来源网络,如侵犯您的权益请发送邮件到[email protected]联系我们删除。